您好, 歡迎來到儀表網(wǎng)! 登錄| 免費(fèi)注冊(cè)| 產(chǎn)品展廳| 收藏商鋪|
當(dāng)前位置:深圳市森瑟科技發(fā)展有限公司>>技術(shù)文章>>半導(dǎo)體傳感器制造8步驟全解 | 推薦收藏
每個(gè)半導(dǎo)體產(chǎn)品的制造都需要數(shù)百個(gè)工藝,整個(gè)制造過程分為八個(gè)步驟:晶圓加工-氧化-光刻-刻蝕-薄膜沉積-互連-測試-封裝。
步 晶圓加工
第二步 氧化
第三步 光刻
在晶圓上覆蓋光刻膠薄膜后,就可以通過控制光線照射來完成電路印刷,這個(gè)過程被稱為“曝光"。我們可以通過曝光設(shè)備來選擇性地通過光線,當(dāng)光線穿過包含電路圖案的掩膜時(shí),就能將電路印制到下方涂有光刻膠薄膜的晶圓上。
第四步 刻蝕
在晶圓上完成電路圖的光刻后,就要用刻蝕工藝來去除任何多余的氧化膜且只留下半導(dǎo)體電路圖。要做到這一點(diǎn)需要利用液體、氣體或等離子體來去除選定的多余部分。
刻蝕的方法主要分為兩種,取決于所使用的物質(zhì):使用特定的化學(xué)溶液進(jìn)行化學(xué)反應(yīng)來去除氧化膜的濕法刻蝕,以及使用氣體或等離子體的干法刻蝕。
濕法刻蝕
如今干法刻蝕已經(jīng)被廣泛使用,以提高精細(xì)半導(dǎo)體電路的良率。保持全晶圓刻蝕的均勻性并提高刻蝕速度至關(guān)重要,當(dāng)今的干法刻蝕設(shè)備正在以更高的性能,支持的邏輯和存儲(chǔ)芯片的生產(chǎn)。
第五步 薄膜沉積
第六步 互連
金屬因其具有導(dǎo)電性而被用于電路互連。用于半導(dǎo)體的金屬需要滿足以下條件:
低電阻率:由于金屬電路需要傳遞電流,因此其中的金屬應(yīng)具有較低的電阻。
熱化學(xué)穩(wěn)定性:金屬互連過程中金屬材料的屬性必須保持不變。
高可靠性:隨著集成電路技術(shù)的發(fā)展,即便是少量金屬互連材料也必須具備足夠的耐用性。
制造成本:即使已經(jīng)滿足前面三個(gè)條件,材料成本過高的話也無法滿足批量生產(chǎn)的需要?;ミB工藝主要使用鋁和銅這兩種物質(zhì)。
鋁互連工藝始于鋁沉積、光刻膠應(yīng)用以及曝光與顯影,隨后通過刻蝕有選擇地去除任何多余的鋁和光刻膠,然后才能進(jìn)入氧化過程。前述步驟完成后再不斷重復(fù)光刻、刻蝕和沉積過程直至完成互連。
除了具有出色的導(dǎo)電性,鋁還具有容易光刻、刻蝕和沉積的特點(diǎn)。此外,它的成本較低,與氧化膜粘附的效果也比較好。其缺點(diǎn)是容易腐蝕且熔點(diǎn)較低。另外,為防止鋁與硅反應(yīng)導(dǎo)致連接問題,還需要添加金屬沉積物將鋁與晶圓隔開,這種沉積物被稱為“阻擋金屬"。
鋁電路是通過沉積形成的。晶圓進(jìn)入真空腔后,鋁顆粒形成的薄膜會(huì)附著在晶圓上。這一過程被稱為“氣相沉積 (VD) ",包括化學(xué)氣相沉積和物理氣相沉積。
第七步 測試
第八步 封裝
要想從晶圓上切出無數(shù)致密排列的芯片,我們首先要仔細(xì)“研磨"晶圓的背面直至其厚度能夠滿足封裝工藝的需要。研磨后,我們就可以沿著晶圓上的劃片線進(jìn)行切割,直至將半導(dǎo)體芯片分離出來。
晶圓鋸切技術(shù)有三種:刀片切割、激光切割和等離子切割。刀片切割是指用金剛石刀片切割晶圓,這種方法容易產(chǎn)生摩擦熱和碎屑并因此損壞晶圓。激光切割的精度更高,能輕松處理厚度較薄或劃片線間距很小的晶圓。等離子切割采用等離子刻蝕的原理,因此即使劃片線間距非常小,這種技術(shù)同樣能適用。
所有芯片都從晶圓上分離后,我們需要將單獨(dú)的芯片(單個(gè)晶片)附著到基底(引線框架)上?;椎淖饔檬潜Wo(hù)半導(dǎo)體芯片并讓它們能與外部電路進(jìn)行電信號(hào)交換。附著芯片時(shí)可以使用液體或固體帶狀粘合劑。
在將芯片附著到基底上之后,我們還需要連接二者的接觸點(diǎn)才能實(shí)現(xiàn)電信號(hào)交換。這一步可以使用的連接方法有兩種:使用細(xì)金屬線的引線鍵合和使用球形金塊或錫塊的倒裝芯片鍵合。引線鍵合屬于傳統(tǒng)方法,倒裝芯片鍵合技術(shù)可以加快半導(dǎo)體制造的速度。
完成半導(dǎo)體芯片的連接后,需要利用成型工藝給芯片外部加一個(gè)包裝,以保護(hù)半導(dǎo)體集成電路不受溫度和濕度等外部條件影響。根據(jù)需要制成封裝模具后,我們要將半導(dǎo)體芯片和環(huán)氧模塑料 (EMC) 都放入模具中并進(jìn)行密封。密封之后的芯片就是最終形態(tài)了。
更小的2D封裝
如前所述,封裝工藝的主要用途包括將半導(dǎo)體芯片的信號(hào)發(fā)送到外部,而在晶圓上形成的凸塊就是發(fā)送輸入/輸出信號(hào)的接觸點(diǎn)。這些凸塊分為扇入型(fan-in) 和扇出型 (fan-out) 兩種,前者的扇形在芯片內(nèi)部,后者的扇形則要超出芯片范圍。我們將輸入/輸出信號(hào)稱為I/O(輸入/輸出),輸入/輸出數(shù)量稱為I/O計(jì)數(shù)。I/O計(jì)數(shù)是確定封裝方法的重要依據(jù)。如果I/O計(jì)數(shù)低就采用扇入封裝工藝。由于封裝后芯片尺寸變化不大,因此這種過程又被稱為芯片級(jí)封裝 (CSP) 或晶圓級(jí)芯片尺寸封裝 (WLCSP)。如果I/O計(jì)數(shù)較高,則通常要采用扇出型封裝工藝,且除凸塊外還需要重布線層 (RDL) 才能實(shí)現(xiàn)信號(hào)發(fā)送。這就是“扇出型晶圓級(jí)封裝 (FOWLP)"。
2.5D 封裝
3D 封裝
來源:網(wǎng)絡(luò)
請(qǐng)輸入賬號(hào)
請(qǐng)輸入密碼
請(qǐng)輸驗(yàn)證碼
以上信息由企業(yè)自行提供,信息內(nèi)容的真實(shí)性、準(zhǔn)確性和合法性由相關(guān)企業(yè)負(fù)責(zé),儀表網(wǎng)對(duì)此不承擔(dān)任何保證責(zé)任。
溫馨提示:為規(guī)避購買風(fēng)險(xiǎn),建議您在購買產(chǎn)品前務(wù)必確認(rèn)供應(yīng)商資質(zhì)及產(chǎn)品質(zhì)量。