優(yōu)勢和特點
DAC更新速率高達5.6GSPS
直接RF頻率合成@ 2.8 GSPS數(shù)據(jù)速率
-- 基帶模式下DC至1.4 GHz
-- 2倍插值模式下DC至1.0 GHz
-- Mix-Mode™模式下1.4至4.2 GHz
旁通2倍插值
出色的動態(tài)性能
DOCSIS 3.0寬帶ACLR/諧波性能
-- 8個QAM載波:ACLR>69 dBc
產(chǎn)品詳情
AD9119為高性能11位和14位RF DAC,支持達2.8 GSPS的數(shù)據(jù)速率。DAC內(nèi)核基于一個四通道開關結構,使雙邊沿時鐘能夠有效運行,配置為混頻模式或2倍插值時,能將DAC更新速率提高至5.6 GSPS。該元件的高動態(tài)范圍可產(chǎn)生高達4.2GHz甚至超過此值的多載波。
在基帶模式下,元件的寬帶寬能力和高動態(tài)范圍相結合,在CATV基礎設施應用中可支持1至158個連續(xù)載波。還可以選擇兩個可選2倍插值濾波器,通過將DAC更新速率提高兩倍來簡化后重構濾波器。在Mix-mode™操作模式中,AD9119/AD9129可在二階和三階奈奎斯特區(qū)內(nèi)重構RF載波,同時仍保持高達3.6GHz的出色動態(tài)范圍。其高性能NMOS DAC內(nèi)核具有四通道開關結構,能以最小輸出功耗實良好的直接RF頻率合成性能。輸出電流可以在9.5 mA至34.4 mA范圍內(nèi)進行編程。
AD9119包含數(shù)項功能,能進一步簡化系統(tǒng)集成。雙端口源同步LVDS接口簡化了與主機FGPA/ASIC的數(shù)據(jù)接口。它還包含了差分幀/奇偶校驗位來監(jiān)控接口的完整性。片內(nèi)延遲鎖環(huán)(DLL)用于優(yōu)化不同時鐘域之間的時序。
串行外設接口(SPI)用于配置AD9119/AD9129和監(jiān)控回讀寄存器的狀態(tài)。AD9119/AD9129采用0.18 μm CMOS工藝制造,以+1.8 V和-1.5 V電源供電。該器件提供160引腳芯片級球柵陣列封裝。
產(chǎn)品特色
高動態(tài)范圍和信號重建帶寬支持高達4.2GHz的RF信號頻率合成。
具有雙端口接口和雙倍數(shù)據(jù)速率(DDR) LVDS數(shù)據(jù)接收機,支持2800 MSPS的轉換速率。
AD9119采用CMOS工藝制造,并利用專有開關技術來增強動態(tài)性能。
應用
寬帶通信系統(tǒng)CMTS/VOD
無線基礎設施:W-CDMA、LTE、點到點儀器儀表、自動測試設備(ATE)、雷達、干擾發(fā)射器