※ 單板集成2路雙向2.5Gbps的光纖收發(fā)模塊
※ 大規(guī)模FPGA實(shí)現(xiàn)對(duì)光纖收發(fā)模塊的驅(qū)動(dòng)和數(shù)據(jù)傳輸協(xié)議,數(shù)據(jù)傳輸協(xié)議可兼容用戶端的光纖收發(fā)協(xié)議
※ 集成1片ADSP-TS201S處理器,實(shí)現(xiàn)數(shù)據(jù)的預(yù)處理
※ 集成4路560MBps高速LINK通信口,實(shí)現(xiàn)板間高速數(shù)據(jù)交換
※ 支持CPCI接口的Visual DSP++調(diào)試,調(diào)試效率是JTAG的數(shù)十倍※ 單板集成2路雙向2.5Gbps的光纖收發(fā)模塊
※ 大規(guī)模FPGA實(shí)現(xiàn)對(duì)光纖收發(fā)模塊的驅(qū)動(dòng)和數(shù)據(jù)傳輸協(xié)議,數(shù)據(jù)傳輸協(xié)議可兼容用戶端的光纖收發(fā)協(xié)議
※ 集成1片ADSP-TS201S處理器,實(shí)現(xiàn)數(shù)據(jù)的預(yù)處理
※ 集成4路560MBps高速LINK通信口,實(shí)現(xiàn)板間高速數(shù)據(jù)交換
※ 支持CPCI接口的Visual DSP++調(diào)試,調(diào)試效率是JTAG的數(shù)十倍